# Trabalho Prático 3

```
24 de março de 2021 09:13
```

#### Exercise 1

- s <= a xor b xor cin;</li>
- cout <= (a and b) or (cin and(a or b));</li>

### Exercise 2

#### **Exercise 3**

end Behavioral;



#### \_ . .



### Exercise 5

i, j e k) para interligar os 4 full Adders de 1 bit, além disso existem ainda uma entrada Carry in (transporte de entrada) e uma saída Carry Out (transporte de saída).

use IEEE.STD\_LOGIC\_1164.all;

Serão necessários 3 sinais de Carry (buffers

# Exercise 6

library IEEE;

```
entity RippleCarry is
   port(a, e, b, f, c, g, d, h, cinput: in std_logic;
   i, j, k: buffer std_logic;
         result0, result1, result2, result3, coutput : out std_logic);
end RippleCarry;
architecture Structural of RippleCarry is
begin
   FAO: entity work.FullAdder
         port map (a => a,
                     b \Rightarrow e
                     cin=> cinput,
                     s => result0,
                     cout => i );
   FA1: entity work.FullAdder
         port map (a => b,
                     b \Rightarrow f
                     cin=> i,
                     s => result1,
                     cout => j );
   FA2: entity work.FullAdder
         port map (a => c,
                     b \Rightarrow g
                     cin=> j,
                     s => result2,
                     cout => k);
   FA3: entity work.FullAdder
         port map (a => d,
                     b \Rightarrow h
                     cin=> k,
                     s => result3,
                     cout => coutput );
end Structural;
```

**Exercise 8** 

```
PARTE
```

## \_\_\_\_\_

**Exercise 1** 

```
Adição - 1100Subtração - 0110
```

- Divisão 0011
   AND 0001
- AND 0001 • OR - 1011

Multiplicação - 11011

- XOR 1011 • XOR - 1010
- Exercise 4

